矽智財

創新始於核心

安全性和穩定性深深地嵌入晶片之中

設計、開發和銷售的特殊應用標準產品(ASSPs),需要擁有不同的智慧財產(IP),實現於矽或者固件方面。硬體方面實現的功能有快速和節能,而軟體則是靈活有彈性。這種最佳劃分可以形成差異性。

海派世通的故事始於1990年初期,推出專利海派世通32位元RISC/DSP處理器核心,在效率、閘數和運算的性能方面都有突破性進展。起初作為ASIC集成的IP在市面上銷售,現在已成為海派世通快閃記憶體控制器的核心。多年來,為了特定的NAND快閃記憶體管理功能和演算法而對核心進行優化。獨特可升級的核心,以及調整指令的功能,得以在硬體或者固件上實現功能的最佳劃分。

與中央處理器核心相對稱,標準的快閃記憶體管理,包括頻繁讀寫功能,是在所謂的直接快閃記憶體存取(DFA)單元的硬體中實現。此協處理器處理專用的操作和快閃記憶體的介面。這還包括幾種編碼演算法,如資料管理技術(data-shaping)、加密和糾錯碼(ECC)同位元計算。

包含在直接快閃記憶體存取(DFA),糾錯碼(ECC)單元是重要的構建模塊。由於糾錯是提供優質的NAND快閃記憶體管理的關鍵功能,海派世通具有在內部開發和實現糾錯碼(ECC)的能力。在直接快閃記憶體存取(DFA)中實現的糾錯碼(ECC)硬體需要進行調整,且必須與NAND快閃記憶體相容。海派世通的糾錯碼(ECC)用作支援各種不同的快閃記憶體。為了最小化將認證工作減到最少並且使控制器的生命週期達到最大值,糾錯碼(ECC)構建模塊用作支援不同的NAND技術以及下一代NAND快閃記憶體。

註冊以取得更多產品文檔

若是簽訂保密協定,便可下載獨一無二的文檔和固件。註冊後以郵件通知開始程序處理。

註冊

總公司

Konstanz, Germany

給我們打電話

+49 7531 9803 0

給我們發電子郵件

info@hyperstone.com

藉由使用海派世通的網站,您同意我們使用小型文字檔案 (cookie)。我們使用小型文字檔案追蹤您對網站的使用方式,並改進您的使用者經歷。
通過關閉此標題,您同意使用小型文字檔案。
接受和關閉閱讀我們的小型文字檔案(cookie)策略